Abschlußwiderstand für n Leitungen mit einem einzigen Bauteil. Weniger Anschlüsse, Handhabung, und Platz auf der Leiterplatte ergeben geringere Kosten.
Da bei einem solchen Netzwerk keine Anschlussdr=E4hte gebogen werden m=FCssen,best=FCckt man das sogar noch schneller als einen einzelnen Widerstand. Gruss Harald
Insbesondere bei den 2-lagigen Leiterplatten bietet der 9-polige eine "dritte" Dimension. Ansonsten müßten die 8 Widerstände mit der Ucc verbunden werden. Beim Layouten bist froh um jede Nichtleitung zwischen den Augen, wo du was anderes durchziehen kannst, den clock und den chipselect und die enables und - irgendwas ist immer da, was zum Bus dazu verlegt und geschlängelt werden muß am gegenübrigen Layer.
Ich habe früher bei TTL 2 Netzwerke verwendet, eins auf Gnd und eins auf Vcc für 3,5V spannungsteilerisch. Das hat zwar dauernd Strom gefressen aber high=3,5V war gut und schnell. (Das ist schön nieder- ohmig am Bus ohne den Transistor unnötig zu belasten und symmetrisch in den Flanken). Später mit viel CMOS war damit nix mehr.
Sicher. Es gibt aber noch bedrahtete Bauteile in Bestückungsmaschinen, oder? Allein auf diese bezog ich meinen Einwand, daß der Biegevorgang keine extra Zeit braucht.
Durchkontaktierungen brauchts nur bei mehr als einseitig. Und die Produktion kann man auch von einer chinesischen Hinterhofklitsche erledigen lassen, erspart auch gleich noch den Aufbau eines Mitbewerbernetzes.8-/
Die alten Drehstromsteckdosen gibts auch nicht mehr. Derzeit leide ich an den über 800 spams pro Tag mehr (die ich durch- filzen muß) als an den Hardwarespinnereien der PCs, die sich an den Grafikerfordernissen orientieren.
PolyTech Forum website is not affiliated with any of the manufacturers or service providers discussed here.
All logos and trade names are the property of their respective owners.